突破!聯發科用AI設計芯片,幾小時完成工程師數周的工作!

2022-10-26 13:08:34 來源:EETOP

據中國臺灣媒體Technews10月26日報道,聯發科宣布,近期機器學習導入芯片設計,運用強化學習(reinforcement learning) 讓機器自我探索學習,預測芯片最佳電路區塊位置(location) 與形狀(shape),可大幅縮短開發時間并建構更強大芯片,成為改變游戲規則的大突破。此技術將于11 月臺灣地區舉行IEEE 亞洲固態電路研討會A-SSCC (Asian Solid-State Circuits Conference) 發表,同步申請國際專利。

聯發科指出,AI 先進技術注入新演算法,針對極復雜的芯片設計,決定最佳電路配置,除了決定區塊(block) 最佳位,還能調整成最佳形狀,將機器學習應用在最佳化設計、減少錯誤,探索未知、協助工程師花更少時間,產出更好成果。

圖片

聯發科芯片設計研發本部群資深副總經理蔡守仁表示,不論企業界和學術界,近年少有早期電路區塊布局文獻研究。聯發科本次突破性發展,將AI 和EDA 結合出機器最佳化電路區塊布局,協助研發人員提高效率并自動執行最佳化任務。技術逐步整合導入聯發科全線開發設計流程,包括手機、電視、網絡通信等芯片,有效提升研發能量、縮短研發時程、協助公司及客戶快速搶占市場先機。
圖片
隨著芯片復雜性不斷提高,如何讓數量龐大的組件處于最佳位置且功能正常,是芯片布局的嚴峻挑戰。早期電路區塊布局仰賴人力及經驗,往往需耗時數周才能產出方案給芯片系統開發者使用。聯發科透過跨部門合作,運用AI 機器學習演算法,可將時間縮短至一天甚至數小時,就能預測出最佳化電路區塊布局,效益不只超越人工,更能透過GPU 加速,提供多達數十項可行開發方案,釋放研發人力時間及心力投注其他更復雜的系統架構。聯發科還運用模型預訓練技術,讓機器持續隨專案演化,將一代優于一代的精神應用至芯片開發。
IEEE 國際固態電路學會旗下亞洲固態電路研討會及國際固態電路研討會(ISSCC),皆為IC 設計領域的旗艦型研討會。聯發科2004 年起共累計85 篇論文收錄于ISSCC,是臺灣地區唯一連續19 年皆有作品入選的企業,先進技術領域投入備受國際肯定。隨著亞太區半導體產業影響力近年持續增加,A-SSCC 也成為IC 設計領域學術發表的最高指標之一,在臺灣地區、韓國、日本、新加坡等地區巡回舉辦,為半導體領域的年度盛事。2022 年聯發科研究論文為臺灣地區業界唯一獲選A-SSCC 的公司。

  1. EETOP 官方微信

  2. 創芯大講堂 在線教育

  3. 創芯老字號 半導體快訊

相關文章

全部評論

  • 最新資訊
  • 最熱資訊
@2003-2022 EETOP

京ICP備10050787號   京公網安備:11010502037710

成Av人片在线观看无码t